חֲדָשׁוֹת
FD-SOI FPGAS קבל ממשק PCIE ו- LPDDR4
Machxo5t-Nx, כפי שהם מכונים, מתאימים ל"סט של עיצובים של פונקציות בקרה לרשתות ארגוניות, ראיית מכונה ו- IoT תעשייתי ", נכתב.
הם בנויים בתהליך FDSOI של החברה (תמונה נכון), שיכולים להפחית באופן דרמטי שגיאות רכות מהקרינה בהשוואה ל- CMOs בתפזורת מכיוון שיש פחות נפח של מוליכים למחצה (כתום) עם גישה לטרנזיסטורים בשכבות מזויפות של WICHG, ניתן לייצר,
עד 7.2Mbit של זיכרון כלול, עד 55Mbit של פלאש משתמש ועד 96K תאי לוגיקה (ראה טבלה להלן).
ישנם עד 291 מטרה כללית iOS "התומכים בתצורת IO המוקדמת ומספקים תכונות נוספות כמו 1.25GBIT/S SGMII, ברירת מחדל נשיאה, שותק חם וקצב שבה לתכנות", אמר LATTICE.
מתחי IO מרובים נתמכים (1, 1.2, 1.5, 1.8, 2.5 ו- 3.3 וולט) ויש ממשקי LVD ו- MIPI.
תכונות ממשק PCIE ו- LPDDR4 על שני התאים הגדולים יותר (53K ו- 96K) מבין שלושת המכשירים שהוכרזו.
להגנה על קניין רוחני, קיימת ריבוי אתחול עם הצפנה זרם סיביות (AES256) ואימות (ECC256).
האריזה היא 17 x 17 מ"מ עם מגרש 0.8 מ"מ, ויש אפשרות 14X14 מ"מ לגרסה הקטנה יותר (25K Cell).
| Machxo5-nx | Machxo5t-nx | ||
|---|---|---|---|
| התקן | LFMXO5-25 | LFMXO5-55T | LFMXO5-100T |
| תאי לוגיקה | 25K | 53K | 96K |
| חסימות זיכרון משובצות | 80 (x18kbit) | 166 | 208 |
| זיכרון משובץ | 1440kbit | 2988 | 3744 |
| RAM מופץ | 184kbit | 320 | 639 |
| חסימות זיכרון גדולות | 1 | 5 | 7 |
| חתיכות זיכרון גדולות | 512kbit | 2560 | 3584 |
| 18 × 18 מכפילים | 20 | 146 | 156 |
| חסימות ADC | 2 | 2 | 2 |
| מתנד 450 מגהרץ | 1 | 1 | 1 |
| מתנד 128kHz | 1 | 1 | 1 |
| Pcie gen2 ip קשה | 0 | 1 | 1 |
| GPLL | 2 | 4 | 4 |
| פלאש משתמש (ללא אתחול) | 15MBIT | 79 | 79 |
מקורות סריג משתנים בחלק מהמספרים המשמשים במאמר ובטבלה שלעיל (בדיקת עובדות בעיצומה), אז בדוק אותם בעצמך אם הם חשובים לך.
